3.1 직렬 커패시터 DAC
제안하는 SAR ADC에 사용된 직렬 커패시터 DAC는 커패시터의 직렬연결을 이용하여 구성되며 아날로그 입력 전압을 표본화하는 표본화부와 축차 근사를
위한 기준전압을 생성하는 기준생성부로 구분된다. 그림. 3은 제안하는 SAR ADC에 사용된 직렬 커패시터 DAC를 보여주며 각각 양(+)단 및 음(-)단은 1개의 표본화 커패시터와 N개의 기준 커패시터로
구성된다. N-bit SAR ADC를 위한 직렬 커패시터 DAC에 사용되는 단위 커패시터의 수는 식(2)와 같이 표현할 수 있다.
그림. 3. 커패시터들의 직렬연결을 이용한 직렬 커패시터 DAC
Fig. 3. Series capacitor DAC using series connection of capacitors
또한, 전하 재분배 DAC는 축차 근사를 위한 기준전압 생성을 위해 DAC 구성에 사용되는 모든 단위 커패시터가 충전에 관여하지만, 직렬 커패시터
DAC는 기준생성부의 최상위 커패시터인 양의 제1 기준 커패시터(CGP(1))와 음의 제1 기준 커패시터(CGN(1))만을 충전하기 때문에 전력 소모 면에서 유리하다. 커패시터의 정전용량과 소모 전력의 관계는 식(3)과 같다(12).
제안하는 SAR ADC는 아날로그-디지털 변환 동작을 수행하기 위해 다음과 같은 과정을 따른다. 변환은 [초기화, 충전, 비교] 단계로 구분되며 비교
단계는 해상도에 따라서 제 N 비교 단계까지 진행되므로 변환은 총 N+2 단계까지 진행된다. 먼저, 초기화 단계(Φ1)에서 직렬 커패시터 DAC의 모든 커패시터는 제1 리셋 스위치(R(1))부터 제 N 리셋 스위치(R(N))까지의 모든 리셋 스위치가 활성화됨에 따라 공통 모드 전압(VCM)으로 초기화된다. 이때, 공통 모드 전압으로 초기화된 커패시터는 특정한 동작이 요구되기 전까지 계속 초기화 상태를 유지한다.
다음, 충전 단계(Φ2)에선 입력 신호를 표본화하고 기준전압을 충전하기 위해 제1 리셋 스위치(R(1))는 해제되며 제1 연결 스위치(D(1))가 활성화된다. 이때, 표본화부의 양의 표본화 커패시터(CSP)와 음의 표본화 커패시터(CSN)의 하판은 각각 양의 입력 신호(VIP)와 음의 입력 신호(VIN)가 인가되며 동시에, 기준생성부의 양의 제1 기준 커패시터(CGP(1))에는 양의 기준전압(VREFP)이 인가되어 (VREFP-VCM)의 전압이 충전되고 음의 제1 기준 커패시터(CGN(1))에는 음의 기준전압(VREFN)이 인가되어 (VREFN-VCM)의 전압이 충전된다. 앞서 언급한 것처럼, 직렬 커패시터 DAC는 기준전압을 충전하기 위해 양의 제1 기준 커패시터와 음의 제1 기준 커패시터만을
사용한다.
다음, 첫 비교 단계인 제1 비교 단계(Φ3)에선 표본화부의 제2 리셋 스위치(R(2))와 제1 연결 스위치가 해제되고 제2 연결 스위치(D(2))와 비교 스위치(SCOMP)가 활성화됨에 따라 양의 DAC 출력(VX)은 (2VCM-VIP)의 전압을 가지며 음의 DAC 출력(VY)은 (2VCM-VIN)의 전압을 가진다. 직렬 커패시터 DAC의 표본화부와 연결되는 비교기는 이때의 VX와 VY를 비교하여 최초 디지털 논리를 결정하는데, VX가 VY보다 크다면 0의 디지털 논리를 출력하며 VX가 VY보다 작다면 1의 디지털 논리를 출력한다. 결정된 디지털 논리는 축차 근사 레지스터에 저장됨과 동시에 축차 근사 제어 회로에 입력되어 직렬 커패시터
DAC의 다음 행동에 영향을 미친다. 비교기가 VX와 VY를 비교하는 동안, 기준전압이 충전된 양의 제1 기준 커패시터와 음의 제1 기준 커패시터는 양의 제2 기준 커패시터(CGP(2))와 음의 제2 기준 커패시터(CGN(2))에 각각 병렬연결되어 전압 분배 동작을 진행한다. 정전용량이 같은 두 커패시터는 병렬연결 시, 전압을 반으로 나눠 가지게 되며 결과적으로, 양의
제1 기준 커패시터와 양의 제2 기준 커패시터는 (VREFP-VCM)/2의 전압을 가지고 음의 제1 기준 커패시터와 음의 제2 기준 커패시터는 (VREFN-VCM)/2의 전압을 가진다.
다음, 제2 비교 단계(Φ4)에서 직렬 커패시터 DAC는 표본화 커패시터에 연결될 기준 커패시터의 직렬연결 방식을 결정한다. 커패시터의 직렬연결은 교차 스위치(CRS)와 직행
스위치(STR)의 활성화 여부에 따라서 결정되는데, 축차 근사 제어 회로에 입력된 비교기의 이전 결과에 따라서 스위치의 활성화 상태가 결정된다. 교차
스위치는 VX가 VY보다 큰 경우에 활성화되며 표본화 커패시터와 기준 커패시터, 또는 기준 커패시터와 후방의 기준 커패시터의 극성이 서로 반대되도록 교차연결을 할 때
사용한다. 이와 반대로, 직행 스위치는 VX가 VY보다 작은 경우에 활성화되며 표본화 커패시터와 기준 커패시터, 또는 기준 커패시터와 후방의 기준 커패시터의 극성을 동일하게 연결할 때 사용한다. 예를
들어, 제1 교차 스위치(CRS(1))가 활성화된다면, 양의 제1 기준 커패시터는 음의 표본화 커패시터에 연결되어 (VREFP-VCM)/2의 전압을 더해주며 음의 제1 기준 커패시터는 양의 표본화 커패시터에 연결되어 (VREFN-VCM)/2의 전압을 더해준다. 제1 교차 스위치가 활성화된 VX와 VY는 식(4)와 식(5)처럼 표현할 수 있다.
반대로, 제1 교차 스위치 대신 제1 직행 스위치(STR(1))가 활성화되면, 양의 제1 기준 커패시터는 양의 표본화 커패시터에 연결되어 (VREFP-VCM)/2의 전압을 더해주며 음의 제1 기준 커패시터는 음의 표본화 커패시터에 연결되어 (VREFP-VCM)/2의 전압을 더해준다. 제1 직행 스위치가 활성화된 VX와 VY는 식(6)과 식(7)처럼 표현할 수 있다.
제1 교차 스위치 혹은 제1 직행 스위치가 활성화되는 동안, 기준생성부의 제2 기준 커패시터들은 전압 분배 동작을 진행한다. 이때, 양의 제2 기준
커패시터는 양의 제3 기준 커패시터(CGP(3))에 병렬연결되며 음의 제2 기준 커패시터는 음의 제3 기준 커패시터(CGN(3))에 병렬연결된다. 결과적으로, 양의 제2 기준 커패시터와 양의 제3 기준 커패시터는 (VREFP-VCM)/4의 전압을 가지고 음의 제2 기준 커패시터와 음의 제3 기준 커패시터는 (VREFN-VCM)/4의 전압을 가진다.
다음, 제3 비교 단계(Φ5)에서는 제2 비교 단계에서 결정된 디지털 논리에 의하여 커패시터의 직렬연결 방식이 결정된다. 예시를 위하여 제2 비교 단계에선 제1 직행 스위치가
활성화되었다고 가정한다. 이때, 제2 교차 스위치(CRS(2))가 활성화되면 양의 제2 기준 커패시터는 음의 제1 기준 커패시터에 연결되어 (VREFP-VCM)/4의 전압을 더해주며 음의 제2 기준 커패시터는 양의 제1 기준 커패시터에 연결되어 (VREFN-VCM)/4의 전압을 더해준다. 제2 교차 스위치가 활성화된 VX와 VY는 식(8)과 식(9)처럼 표현할 수 있다.
반대로, 제2 교차 스위치 대신 제2 직행 스위치(STR(2))가 활성화되면, 양의 제2 기준 커패시터는 양의 제1 기준 커패시터에 연결되어 (VREFP-VCM)/4의 전압을 더해주며 음의 제2 기준 커패시터는 음의 제1 기준 커패시터에 연결되어 (VREFN-VCM)/4의 전압을 더해준다. 제2 직행 스위치가 활성화된 VX와 VY는 식(10)과 식(11)처럼 표현할 수 있다.
제2 비교 단계와 마찬가지로, 제2 교차 스위치 혹은 제2 직행 스위치가 활성화되는 동안, 기준생성부의 제3 기준 커패시터들은 전압 분배 동작을 진행한다.
이때, 양의 제3 기준 커패시터는 양의 제4 기준 커패시터(CGP(4))에 병렬연결 되며 음의 제3 기준 커패시터는 음의 제4 기준 커패시터(CGN(4))에 병렬연결 된다. 결과적으로, 양의 제3 기준 커패시터와 양의 제4 기준 커패시터는 (VREFP-VCM)/8의 전압을 가지고 음의 제3 기준 커패시터와 음의 제4 기준 커패시터는 (VREFN-VCM)/8의 전압을 가진다.
제안하는 SAR ADC는 LSB가 결정될 때까지 이와 같은 과정을 반복하여 아날로그-디지털 변환을 진행한다. 비교를 진행할수록, VX와 VY의 차이는 전하 재분배 DAC를 이용한 SAR ADC와 같이 점차 공통 모드 전압에 수렴하게 되며 변환의 마지막 단계에서 모든 커패시터가 직렬연결된
VX와 VY는 식(12)와 식(13)과 같이 표현할 수 있다.
3.3 축차 근사 제어 회로
제안하는 SAR ADC의 직렬 커패시터 DAC는 커패시터들을 직렬연결하여 축차 근사를 위한 기준전압을 생성하며, 커패시터들을 병렬연결하여 기준전압을
반으로 나누는 전압 분배 동작을 진행한다. 이러한 동작들은 커패시터와 연결되어있는 스위치들에 의하여 이루어지는데, 축차 근사 제어 회로는 이 스위치들을
제어하기 위한 제어 신호를 생성한다. 제안하는 SAR ADC를 6-bit 해상도로 구현하였을 때 필요한 제어 신호들은 그림. 5와 같이 구성할 수 있다.
그림. 5. 제안하는 6-bit SAR ADC를 위한 직렬 커패시터 DAC의 제어 신호들
Fig. 5. Control signals of the series capacitor DAC for proposed 6-bit SAR ADC
여기서 직렬연결 제어 신호(SC)는 비교기의 이전 비교 결과에 따라서 커패시터의 직렬연결 방식을 결정한다. 예를 들어, 커패시터를 교차 연결해야 한다면
교차 스위치(CRS)에 직렬연결 제어 신호가 인가되며 직행 스위치(STR)는 비활성 상태를 유지한다. 제어 회로 설계에 있어 가장 유의해야 할 점은
제어 신호들을 서로 비중첩(Non-overlapping) 신호로 만들어주어야 한다는 것이다. 만약, 제어 신호가 그림. 6과 같이 서로 겹치게 된다면 직렬 커패시터 DAC는 그림. 7과 같이 기준 커패시터가 후방 기준 커패시터와 병렬연결 되어 전압 분배 동작을 진행함과 동시에 전방 기준 커패시터와 직렬연결되는 상황이 발생할 수
있다. 이러한 상황에선 직렬 커패시터 DAC의 정확한 동작을 보장하기 어려우며, 이진 탐색 알고리즘을 기반으로 하는 SAR ADC의 아날로그-디지털
변환에 필요한 기준전압이 아닌, 부정확한 기준전압이 더해지게 되므로 제안하는 SAR ADC의 아날로그-디지털 변환에 치명적인 영향을 미친다.
그림. 6. 중첩된 제어 신호의 예시
Fig. 6. Example of overlapped control signals
그림. 7. 중첩된 제어 신호가 인가된 직렬 커패시터 DAC의 동작
Fig. 7. Operation of the series capacitor DAC with overlapped control signals applied