์ต๋์ฐ
(Na-Yeon Choi)
1iD
์ฅ์ฑ์ฑ
(Sung-Uk Zhang)
โ iD
-
(Digital Twin Laboratory, Dong-Eui University, Korea / Center for Brain Busan 21 Plus
Program, Dong-Eui University, Busan, Republic of Korea)
Copyright ยฉ The Korea Institute for Structural Maintenance and Inspection
Key words
GaN HEMT, Power Device, Hermetic Package, Finite Element Method, Thermal Resistance
1. ์ ๋ก
์ต๊ทผ ์ ๋ ฅ ์ ์ ์ฐ์
์ด ์ฒจ๋จํ๋๋ฉด์ ๋์ ์ ๋ ฅ ๋ฐ๋์ ๊ณ ์ ์ค์์นญ ํน์ฑ์ ๊ฐ์ง๋ ๊ณ ํจ์จ ์ํํ ์ ๋ ฅ ๋ณํ ์์์ ํ์์ฑ์ด ์ปค์ง๊ณ ์๋ค. ๊ธฐ์กด์ Silicon
๊ธฐ๋ฐ IGBT์ MOSFET์ ์ ๋ ฅ ๋ณํ ์์๋ก์ ์ฐ์
์์ ์ฃผ์ํ ์ญํ ์ ์ํํ๊ณ ์์ง๋ง, Silicon์ ๊ฐ๋ฐ์ ๊ฑฐ์ ํ๊ณ์ ๋๋ฌํ์ผ๋ฉฐ ์ฌ๋ฃ์ ๋ฌผ๋ฆฌ์
ํน์ฑ์ ์ํด ์ฑ๋ฅ์ด ์ ํ๋๋ค[1~3]. ๋ฐ๋ผ์ ์์์ ์ฑ๋ฅ์ ๋์ฑ ํฅ์ํ๊ธฐ ์ํด Silicon Carbide (SiC)์ Gallium nitride (GaN)์ ๊ฐ์ Wide Bandgap(WBG)
๊ธฐ๋ฐ ์์์ ๋ํ ๊ฐ๋ฐ์ด ์งํ๋๊ณ ์๋ค[4].
Galium nitride (GaN)๋ ๊ณ ํจ์จ, ๊ณ ์จ ์๋, ๋น ๋ฅธ ์ค์์นญ ์๋๋ฅผ ์ฅ์ ์ผ๋ก ๋์ ์ฃผํ์ ๋์ญ์์ ์์ฉ์ด ๊ฐ๋ฅํ๋ค[5]. ์ด๋ฅผ ํ์ฉํ GaN HEMT(High Electron Mobility Transitor) ์์๋ ์ฐ์ํ ํญ๋ณต ์ ์, ์ ์ ์ด๋๋ ๋ฐ ์ด ์ ๋์ฑ์
ํน์ง์ผ๋ก ๋ณด๋ค๋ ๋ ๋์ ์ฃผํ์ ๋ฐ ์จ๋์์ ๊ธฐ์กด์ Si MOSFET์ ๋์ฒดํ ๊ฒ์ผ๋ก ์ฌ๊ฒจ์ง๋ค[6~7]. GaN HEMT ์์๋ High Radiation Frequency & Microwave ์ดํ๋ฆฌ์ผ์ด์
๋ฑ์์ ํ์ฉ๋๊ณ ์์ผ๋ฉฐ ํนํ ์์ฑ ํต์ ,
5G, ์ ๋ ฅ ๋ณํ ํ๋ก ์์ฉ ๋ถ์ผ์์ ์ฃผ๋ชฉ๋ฐ๊ณ ์๋ค.
์์ฑ ํต์ ๋ฑ๊ณผ ๊ฐ์ ํญ๊ณต ์ฐ์ฃผ ์ฐ์
์์ ์ฌ์ฉ๋๋ GaN HEMT ์์๋ ๊ธ๊ฒฉํ ์จ๋ ๋ณํ, ์ง๋, ์ง๊ณต์ํ ๋ฑ์ ๋ค์ํ ํ๊ฒฝ์ ์์ธ์ผ๋ก๋ถํฐ ๋์
์ ๋ขฐ์ฑ๊ณผ ๋ด๊ตฌ์ฑ์ด ํ์ํ๋ฉฐ[8] ์ด๋ฅผ ์ํด ์์๋ฅผ ๋ณดํธํ ์ ์๋ ๊ณ ์ ๋ขฐ์ฑ ํจํค์ง ๊ธฐ์ ์ด ์๊ตฌ๋๋ค.
์์์ ํจํค์ง ๊ธฐ์ ์ ์จ๋, ์ต๋, ์๋ ฅ ๋ฑ์ ์ธ๋ถ ํ๊ฒฝ์ผ๋ก๋ถํฐ ์์๋ฅผ ๋ณดํธํ๊ณ ์ ํฉ๋ถ์์ ๋ฐ์ํ๋ ์ด์ ์ธ๋ถ๋ก ๋ฐฉ์ถํ๋ฉฐ, ์์๋ฅผ ์ธ๋ถ์ ์ ๊ธฐ์ ์ผ๋ก
์ฐ๊ฒฐํ๋ ๊ธฐ๋ฅ์ ์ํํ๋ค[9]. Fig. 1์ ํจํค์ง์ ์ฃผ์ ๊ธฐ๋ฅ์ ๋ํ๋ธ๋ค.
Hermetic Package๋ ๊ตญ๋ฐฉ, ํญ๊ณต์ฐ์ฃผ ๋ฐ ํต์ ๋ถ์ผ ๋ฑ์์ ์ฃผ๋ก ์ฌ์ฉํ๋ ํจํค์ง์ ์ข
๋ฅ์ด๋ค[10]. ๊ฐ์ค, ์ต๋, ๋จผ์ง ๋ฑ์ ์ค์ผ ๋ฌผ์ง๋ก๋ถํฐ ์์๋ฅผ ๊ฒฉ๋ฆฌํ๊ณ ๋ฐํ๋ ํ๊ฒฝ์ ์ ๊ณตํ๋ค. Hermetic Package๋ Plastic Package์
๋นํด ์๋์ ์ผ๋ก ๋์ ๊ฐ๊ฒฉ์ ํ์ฑํ์ง๋ง, ๋ด๊ตฌ๋, ๋ฌด๊ฒฐ์ฑ, ์ ๊ธฐ์ ์ ์ฐ, ์ด ์ ๋์ฑ ๋ฑ์์ Plastic Package์ ๋นํด ์ฐ์ํ ํน์ฑ์ ๊ฐ์ง๊ณ
์๋ค. ๋ฐ๋ผ์ ๊ตญ๋ฐฉ, ์ฐ์ฃผ, ํญ๊ณต ๋ฑ๊ณผ ๊ฐ์ ๊ณ ์ ๋ขฐ์ฑ ๋ฐ ๊ณ ๋ด๊ตฌ์ฑ์ ์๊ตฌํ๋ ์ฐ์
์์ ํนํ ์ ํธ๋๋ค.
๊ทธ๋ฆผ 1. ์ ์ ์์ ํจํค์ง์ ๊ธฐ๋ฅ
Fig. 1. Basic electronic package functions
๊ทธ๋ฆผ 2. ์ง๊ณต ํจํค์ง์ ๊ณต์ ์์
Fig. 2. Flow chart of hermetic package process
Hermetic Package์ ๊ธฐ๋ณธ์ ์ธ ๊ณต์ ์ ๊ธฐํ์ Die๋ฅผ ๋ถ์ฐฉํ๋ Die Bonding, ์์์ ์ธ๋ถ๋ฅผ ์ ๊ธฐ์ ์ผ๋ก ์ฐ๊ฒฐํ๋ Wire Bonding,
๊ทธ๋ฆฌ๊ณ ์ง๊ณต์ผ๋ก ๋ฐ๋ดํ๋ Sealing์ ์์๋ฅผ ๊ฑฐ์น๋ค[11]. Hermetic Package์ ๊ณต์ ์์ ๊ฐ๋ต๋๋ Fig. 2๋ํ๋ฌ๋ค. ์์๋ฅผ ํจํค์ง ํ๋ ๊ณผ์ ์์ ์ผ์ด๋๋ ๋ค์ํ ๊ณต์ ์กฐ๊ฑด ๋ณํ๋ ์์์ ์ ๊ธฐ์ , ์ด์ ํน์ฑ์ ์ํฅ์ ๋ฏธ์น๊ฒ ๋๋ค. ๋ฐ๋ผ์ Package ๊ณต์
์กฐ๊ฑด์ ๋ฐ๋ฅธ ์ด์ ํน์ฑ ๋ณํ๋ฅผ ์ ๋์ ์ผ๋ก ๋ถ์ํ๊ณ ์ดํดํ๋ ๊ฒ์ด ์ค์ํ๋ค. ํนํ GaN HEMT ์์์ ๊ฒฝ์ฐ ๊ณ ์ถ๋ ฅ ๋ฐ ๊ณ ์ฃผํ ํ๊ฒฝ์์ ๋์ํ๋ฉฐ ์ด์
๋ฐ๋ผ ๋ฐ์ํ๋ ์ด๋ก ์ธํด ์๋ ์จ๋๊ฐ ๋์์ง๋ค[12]. ์๋ ์จ๋๊ฐ ๋์์ง๋ฉด ์์์ ํน์ฑ์ด ๋ณํ๊ณ ์ ๋ขฐ์ฑ์ ์น๋ช
์ ์ํฅ์ ์ผ๊ธฐํ ์ ์๋ค. ๋ฐ๋ผ์ ์์์ ์ด์ ํน์ฑ์ ์ดํดํ ํ์๊ฐ ์๋ค.
์ ํ ์์ ํด์์ ์ด์ฉํด Package์ Die Bonding์ Solder์ Wire Bonding์ ๊ณต์ ์กฐ๊ฑด์ ๋ฐ๋ฅธ ๋ณํ๋ฅผ ํ๊ฐํ ๋ค์ํ ์ ํ
์ฐ๊ตฌ๋ค์ด ์งํ๋์๋ค[13~18]. ํ์ง๋ง ๊ณต์ ์กฐ๊ฑด์์ ๋ํ๋๋ ๋ค์ํ ์ธ์์ ๋ฐ๋ฅธ ์ ์ ์ํ์์์ ์ด์ ํน์ฑ ๋ณํ๋ฅผ ์ ๋์ ์ผ๋ก ๋ํ๋ธ ์ฐ๊ตฌ๋ ์ฐพ๊ธฐ ํ๋ค๋ค. ๋ณธ ์ฐ๊ตฌ์์๋ ์ ํ
์์ ํด์์ ํ์ฉํด Wire Bonding๊ณผ Die Bonding์ ๊ณต์ ๋ณํ์ ๋ฐ๋ฅธ Hermetic Package GaN HEMT ์์์ ์ด์ ํน์ฑ
๋ณํ๋ฅผ ์ ๋์ ์ผ๋ก ํ๊ฐํ๋ค.
2. Methodology
๋ณธ ์ฐ๊ตฌ์์ Hermetic Package์ ๊ณต์ ์กฐ๊ฑด์ธ Die Bonding๊ณผ Wire Bonding ๋งค๊ฐ ๋ณ์ ๋ณํ์ ๋ฐ๋ฅธ ํน์ฑ ๋ณํ๋ฅผ ์ ๋์ ์ผ๋ก
ํ๊ฐํ๊ธฐ ์ํ ์ฐ๊ตฌ ๊ฐ๋ต๋๋ Fig. 3์ ๋ํ๋๋ค. GaN HEMT ์์์ ์ ์์ ์ธ๊ฐํ์ฌ ๋๋ ์ธ ์ ๋ฅ์ ์ ํฉ๋ถ์ ์ต๋ ์จ๋๋ฅผ ์ธก์ ํ๋ค. GaN HEMT ์์์ 3D CAD ๋ชจ๋ธ์ ์ค๊ณํ๊ณ
์๋ฎฌ๋ ์ด์
๋ชจ๋ธ์ ๊ตฌ์ถํ๋ค. ์๋ฎฌ๋ ์ด์
์ ํตํด Chip์ ๋ฑ๊ฐ ๋ฌผ์ฑ์ ๊ตฌํ ๋ค, ๊ณต์ ์กฐ๊ฑด์ ๋ณํ์์ผ ๊ฐ๋ฉฐ Hermetic Package GaN HEMT
์์์ ๊ณต์ ์กฐ๊ฑด์ ๋ฐ๋ฅธ ํน์ฑ ๋ณํ๋ฅผ ์ ๋์ ์ผ๋ก ๋ถ์ํ๋ค.
๊ทธ๋ฆผ 3. ์ฐ๊ตฌ ๊ฐ๋ต๋
Fig. 3. Research Diagram
2.1 Measured Drain Current and Junction Peak Temperature
GaN HEMT ์์์ Chip์ Equivalent Properties๋ฅผ ํ๋ํ๊ธฐ ์ํด ์ ์์ ์ธ๊ฐํ๊ณ ์ ํฉ๋ถ ์ต๋ ์จ๋์ ๋๋ ์ธ ์ ๋ฅ๋ฅผ ์ธก์ ํ๋ค.
์ ์ ์ธ๊ฐ ๋ฐ ์ธก์ ์ ํ๊ธฐ ์ํด Tektronix 370A Curve Tracer๋ฅผ ์ด์ฉํ๋ค. Fig. 4 ์๋ ์ธก์ ์คํ ํ๊ฒฝ์ ๋ํ๋๋ค. ์์ค ์ธก๊ณผ ๊ฒ์ดํธ ์ธก์๋ 0V๋ฅผ ๋๋ ์ธ ์ ์์ 6V๋ฅผ ์ธ๊ฐํ๋ค. ์ ๋ฅ๊ฐ ์ผ์ ํ๊ฒ ํ๋ฅด๋ ์ํ์์ ์ดํ์ ์นด๋ฉ๋ผ๋ฅผ
ํ์ฉํ์ฌ ์ ํฉ๋ถ์ ์ต๋ ์จ๋๋ฅผ ์ธก์ ํ๋ค. ํ
์คํธ GaN HEMT ์์์ ํ๋จ๋ถ์ Thermal tape๋ฅผ ํ์ฉํ์ฌ ๋๊ฐํฌ์ด ์ฅ์ฐฉ๋ ํํธ ์ฑํฌ์ ์ ํฉํ๋ค.
Curve Tracer์ ์ฐ๊ฒฐ์๋ Copper Tape์ ์
์ด ํด๋ฆฝ์ ํ์ฉํ๋ค.
์ธก์ ์์์ ์ปจ๋์
๋ฐ ๊ฒฐ๊ณผ๋ Fig. 5๊ณผ Table 1์ ๋ํ๋๋ค. Fig. 5์ ์ผ์ชฝ ์ฌ์ง์ ์ดํ์ ์นด๋ฉ๋ผ๋ก ์ธก์ ๋ ์จ๋ ๋ถํฌ์ ์ ํฉ๋ถ ์ต๋ ์จ๋๋ฅผ ๋ํ๋ธ๋ค. ์ ํฉ๋ถ ์จ๋๋ 35โ๋ก ์ธก์ ๋์๋ค. Fig. 5์ ์ค๋ฅธ์ชฝ ์ฌ์ง์ ๋๋ ์ธ ์ ์ ๋ณํ์ ๋ฐ๋ฅธ I-V Curve๋ฅผ ๋ํ๋ธ๋ค. ๊ฒ์ดํธ ์ ์ ๋ฐ ์์ค ์ ์์ 0V๋ฅผ ๋๋ ์ธ ์ธก์ 6V๋ฅผ ์ธ๊ฐํ ์ํ์์ ๋๋ ์ธ
์ ๋ฅ๋ 550 mA๋ก ์ธก์ ๋์๋ค.
๊ทธ๋ฆผ 4. ์ปค๋ธ ํธ๋ ์ด์์ ์ ๊ธฐ์ ํน์ฑ ์ํ ํ๊ฒฝ; (a) ์ปค๋ธ ํธ๋ ์ด์ (b) ์ปค๋ธ ํธ๋ ์ด์์ ํ๋ฉด, (c),(d) ์ํ ํ๊ฒฝ
Fig. 4. Curve tracer and bias test environment; (a) curve tracer, (b) result display
of the curve tracer, (c),(d) test arrangement
๊ทธ๋ฆผ 5. ์ ํฉ๋ถ ์จ๋์ ์ธก์ ๋ฐ I-V ์ปค๋ธ
Fig. 5. Measured junction temperature & I-V curve
ํ 1 ์ํ ๋ฐ์ด์ด์ค ๋ฐ ๊ฒฐ๊ณผ
Table 1 Test bias and results
Test bias
|
Drain Voltage
|
6 V
|
Source Voltage
|
0 V
|
Gate Voltage
|
0 V
|
Test Results
|
Drain Current
|
550 mA
|
Junction Temperature
|
35 โ
|
2.2 Simulation Arrangement
Die Bonding ๋ฐ Wire Bonding์ ๊ณต์ ๋ณํ์ ๋ฐ๋ฅธ Hermetic Package GaN HEMT ์์์ ํน์ฑ ๋ณํ๋ฅผ ์๋ฎฌ๋ ์ด์
ํ๊ธฐ
์ํ์ฌ ์ฐ์ ํ์ ๋ฐ ๋ฌผ์ฑ ์ ๋ณด๋ฅผ ๊ตฌ์ถํ๋ค. ์ ํํ ํด์ ๊ฒฐ๊ณผ๋ฅผ ํ๋ํ๊ธฐ ์ํด์๋ ์ค์ ํ์๊ณผ ์ ์ฌํ 3D CAD Model์ ์ค๊ณํ๋ ๊ฒ์ด ์ค์ํ๋ค.
3D CAD Model์ ์ค๊ณํ๊ธฐ ์ํ์ฌ ํ๋ฏธ๊ฒฝ๊ณผ Cross-sectioning ๊ธฐ์ ์ ํ์ฉํ๋ค. ์ค์ ํจํค์ง์ 3D Model ๊ฐ์ ๋น๊ต์ ์์ฑ๋
3D CAD Model์ Fig. 6์ ๋ณด์ฌ ์ง๋ค. ๋ํ ํด์์ ํ์ฉ๋ ๋ฌผ์ฑ ์ ๋ณด๋ Table 2 ์ ๋ํ๋ฌ๋ค.
ํ 2 ์ ํ ์์ ํด์์ ์ํ ์ฌ๋ฃ ๋ฌผ์ฑ
Table 2 Material properties
Material
|
Thermal Conductivity
[W/mmยทยฐC]
|
Electrical Resistivity
[ohmยทmm]
|
CMC
|
0.22
|
3.4 ร 10๏ผ5
|
Al2O3
|
0.025
|
1 ร 1015
|
KOVAR
|
0.0173
|
0.00049
|
Sintered Ag
|
0.419
|
1.55 ร 10๏ผ5
|
Au
|
0.301
|
2.2 ร 10๏ผ5
|
๊ทธ๋ฆผ 6. GaN HEMT ์์์ 3D CAD ๋ชจ๋ธ
Fig. 6. GaN HEMT and 3DใCAD model
2.3 Calculated Equivalent Properties of Chip Using Simulation
์๋ฎฌ๋ ์ด์
์ ์ด์ฉํ์ฌ ๊ณต์ ๋ณํ์ ๋ฐ๋ฅธ Hermetic Package GaN HEMT ์์์ ํน์ฑ ๋ณํ๋ฅผ ์ ๋์ ์ผ๋ก ๋ถ์ํ๊ธฐ ์ํ์ฌ ์ตํฉ๋ถํ์์ฌ ํต์ฌ์ฐ๊ตฌ์ง์์ผํฐ
ANSYS ์์นด๋ฐ๋ฏน ์ฐ๊ตฌ์ฉ(Academic Research CFD)์ ์ฌ์ฉํ์ฌ ์ ๊ธฐ-์ด ๋ค์ค ๋ฌผ๋ฆฌ ํด์์ ์งํํ๋ค. Fig. 7์ Mesh์ Boundary condition์ ๋ํ๋ธ๋ค.
๊ทธ๋ฆผ 7. ๊ฒฉ์๋ง ๋ฐ ๊ฒฝ๊ณ ์กฐ๊ฑด
Fig. 7. Mesh and boundary conditions
์ค์ ์ธก์ ์ ์งํํ ์คํ ํ๊ฒฝ์ ๋ง๊ฒ ๊ฒ์ดํธ์ ์์ค ์ธก์ 0V๋ฅผ ๋๋ ์ธ์ ์ค์ธก๋ ๋๋ ์ธ ์ ๋ฅ์ธ 550 mA ์ ์ ๋ฅ ์ํ๋ก ๊ฐ์ ํ๊ณ ๊ฒฝ๊ณ ์กฐ๊ฑด์ผ๋ก ์ง์ ํ๋ค.
GaN HEMT ์์์ ์ธ๋ถ์ ๊ณต๊ธฐ ๋๋ฅ ์กฐ๊ฑด์ ์ง์ ํ์ผ๋ฉฐ ํ๋จ๋ถ์ 25โ์ ์จ๋ ์กฐ๊ฑด์ ์ค์ ํ์ฌ ๋ฌดํ ๋ฐฉ์ดํ ์ํ๋ฅผ ๊ตฌํํ๋ค. ๋ฐ๋์ฒด ์์๋ ์ธ๊ฐ๋๋
์ ์์ ๋ฐ๋ผ์ Electrical Resistivity ๋ฑ ๋์ ํน์ฑ์ ๋ณํ๊ฐ ๋ํ๋๋ค. ๋ณธ ์ฐ๊ตฌ์์๋ ์ค์ Drain Current์ Junction
Temperature๋ฅผ ์ธก์ ํ ๊ฒฐ๊ณผ๋ฅผ ๋ฐํ์ผ๋ก ํ์ฌ ์ ํ ์์ ํด์์ ์ด์ฉํ์ฌ ์ ์ ์ํ์ ๋ํ Chip์ Equivalent Properties๋ฅผ
๊ฒฐ์ ํ๋ค. Fig. 8์์ Chip์ Equivalent Properties ํ๋ํ ๋ํ๋ฅผ ๋ํ๋๋ค.
๊ทธ๋ฆผ 8. ์๋ฎฌ๋ ์ด์
๋์
Fig. 8. Simulation workflow diagram
2.4 Parameter of Die Bonding and Wire Bonding
๊ณต์ ์กฐ๊ฑด์ ๋ฐ๋ฅธ ํจํค์ง์ ์ด ํน์ฑ์ ํ๊ฐํ๊ธฐ ์ํ์ฌ Wire Bonding์ Wire์ Diameter๋ฅผ, Die Bonding์ ๊ณต์ ์กฐ๊ฑด์ผ๋ก
Fillet, Void๋ฅผ ์ ํํ๋ค.
Wire ๊ณต์ ์์ Wire Bonding Diameter๋ Wire Loop์ ๋์ด, ์ฌ๋ฃ์ ์๋ ๋ฑ๊ณผ ํจ๊ป Wire์ ์ค์ํ ์ ๋ขฐ์ฑ ์ํฅ ์ธ์ ์ค
ํ๋์ด๋ค[19]. Wire์ Diameter๋ 0.7, 1, 1.2, 1.25, 1.5, 2, 3 mil๋ก ๋ณํ์์ผ์ ํน์ฑ ๋ณํ๋ฅผ ๊ด์ฐฐํ๋ค. Die Bonding์
Fillet์ non-Fillet, 0.01, 0.02 mm๋ก ์ค์ ํ์ผ๋ฉฐ, Void๋ non-void, 15%, 30%๋ก ์ค์ ํ๋ค. ์๋ฎฌ๋ ์ด์
์ ํ์ฉ๋
์กฐ๊ฑด์ Table 3์ ๋ํ๋๋ค.
Void์ Fillet์ Fig. 9์ ๊ฐ๋ตํ๊ฒ ๋ํ๋๋ค. Die Bonding์ Fillet์ Chip๊ณผ Die bonding์ ์ ํฉ ๋ถ๋ถ์ ํ์ฑ๋๋ ์์ ์ํ ๋๋ ์ผ๊ฐํ ๊ตฌ์กฐ๋ฌผ์
์๋ฏธํ๋ค. Void๋ Chip๊ณผ Die Bonding์ ์ ํฉ ์ ์ ํฉ ๋ถ ๋ด์ ๊ณต๊ธฐ ํฝ์ฐฝ์ ์ํด ์๊ธฐ๋ ๊ธฐํฌ๋ฅผ ๋ปํ๋ค. Void๋ ์นฉ ๋ฉด์ ์ ๋ฐฑ๋ถ์จ๋ก
ํ์๋๋ฉฐ, IPC โ A610F์์ 40% ์ดํ์ Void๋ ํ์ฉ๋๋ ๊ฒ์ผ๋ก ๊ฐ์ฃผํ๋ค. ํ์ง๋ง Package์ ์ฃผ๋ ๋ฐฉ์ด ๊ฒฝ๋ก๋ Die Bonding์
ํต๊ณผํ๋ Heat path์ด๋ฉฐ, Void๊ฐ 40 % ์ดํ์ฌ๋ ์์์ ์ดํน์ฑ ๋ฐ ์ ๋ขฐ๋์ ์ํฅ์ ๋ผ์น ์ ์๋ค[20]. ํด์์ ์ฌ์ฉ๋ Fillet๊ณผ Void์ ๋ชจ๋ธ๋ง์ ์์๋ Fig. 10์ ๋ํ๋๋ค.
๊ณ ์จ ์๋ํ๋ฉฐ ๊ธฐ๊ณ์ ์ผ๋ก ๋์ ์ ๋ขฐ์ฑ์ด ๋ณด์ฅ๋์ด์ผ ํ๋ ๋ฐ๋์ฒด ์์์ ํจํค์ง์ ๊ฒฝ์ฐ์ ๋ช ๊ฐ์ง ์ด์ ๋ก Solder Bonding๋ณด๋ค Sintered
Ag๊ฐ ์ ํธ๋๋ค. Sintered Ag์ ๋ฎ์ ์จ๋์์ ์ ์ฐฉ๋์ด ๋์ ์จ๋์์ ๋์์ด ๊ฐ๋ฅํ๋ฉฐ ์ต์ ๊ณผ ์ด์ ๋๋๊ฐ Solder Bonding๋ณด๋ค ๋๋
์ฅ์ ์ด ์๋ค. ํ์ง๋ง Sintered Ag์ ๊ฒฝ์ฐ ๊ณต์ ๊ณผ์ ์ด ๋ณต์กํ๋ฉฐ ์๋ฒฝํ ์ ์๋ ์ ์ด๊ฐ ํ๋ค๋ค. Sintered Ag์ ํน์ฑ์ ์จ๋ ์์น๋ฅ ,
์ ์ฐฉ ์จ๋, ์ ์ฐฉ ์ ์ง ์๊ฐ์ ์ํด ์ํฅ์ ๋ฐ๋๋ฐ, ์ด๋ ์จ๋ ์์น๋ฅ ์ด ๋์ ๊ฒฝ์ฐ Stinering Void๊ฐ ๋ฐ์ํ๋ค[21]. ์์ฑ๋ Sintered Void๋ ๊ณต๊ธฐ์ Ag์ ์ด ์ ๋๋ ์ฐจ์ด์ ์ํด ๊ท ์ด์ด ๋ฐ์ํ๋ฉฐ ์์์ ๋ถ๋์ ์ผ์ผํจ๋ค. ๋ณธ ์ฐ๊ตฌ์์๋ Die Sintered
Ag์ Fillet๊ณผ Void์ ๋ณํ์ ๋ฐ๋ฅธ ์์์ ์ดํน์ฑ ๋ฏธ์น๋ ๊ด๊ณ๋ฅผ ์คํ ์ค๊ณ๋ฒ์ ์ด์ฉํ Pareto chart๋ฅผ ์ด์ฉํด ๋ถ์ํ๋ค.
๊ทธ๋ฆผ 9. ๊ณต๊ทน ์์
Fig. 9. Void examples
๊ทธ๋ฆผ 10. ํ๋ ๋ฐ ๊ณต๊ทน์ FEA ๋ชจ๋ธ ์์
Fig. 10. Fillet and void for FEA model
ํ 3 ์์ด์ด ๋ฐ ๋ค์ด ๋ณธ๋ฉ์ ํ๋ผ๋ฉํฐ ๋ณํ
Table 3 Parameter changes of wire and die bonding
Wire Bonding
|
Wire Diameter [mil]
|
0.7, 1, 1.2, 1.25, 1.5, 2, 3
|
Die Bonding
|
Fillet
[mm]
|
0, 0.01, 0.02
|
Void
[%]
|
0, 15, 30
|
2.5 Junction-to-Case Thermal Resistance
์ ๋ ฅ ์์์ Junction-to-Case Thermal Resistance(Rth-JC)๋ ํจํค์ง์ ์ด ํน์ฑ์ ํ๊ฐํ๊ธฐ ์ํด ์ ์ฉํ๊ฒ ์ฌ์ฉ๋๋ ๊ฐ๋
์ด๋ค. JESD 51-1์ ๋ฐ๋ฅด๋ฉด Rth-JC๋ ๋ฐ๋์ฒด์ ์๋ ๋ถ๋ถ์์ Chip์ด ์ค์ฅ๋ ์์ญ์์ ๊ฐ์ฅ ๊ฐ๊น์ด ํจํค์ง ์ผ์ด์ค์ ์ธ๋ถ ํ๋ฉด๊น์ง์ ์ด์ ํญ์ ์๋ฏธํ๋ค[22]. ์ฅ์น๊ฐ ๋ฐฉ์ดํ๊ณผ ์ ์ดํ ์ํ์์ ์ ์ ํ ๋ฐฉ์ด๋ ์ํ๋ฅผ ๊ธฐ์ค์ผ๋ก ํ ์ํ์์ ์ผ์ ํ ์ ๋ ฅ์ด ์ธ๊ฐ ๋ ๋, ์ ํฉ ์จ๋(TJ)์ ์ผ์ด์ค์ ์จ๋(TC),
๊ทธ๋ฆฌ๊ณ ์ ๋ ฅ ์์ค(P) ์ธก์ ํ ํ ๋ค์ ์ (1)์ ์ด์ฉํด Rth-JC๋ฅผ ๊ณ์ฐํ๋ค.
๋ณธ ์ฐ๊ตฌ์์๋ Simulation์ ์ด์ฉํด Rth-JC์ ์ฐ์ถํ๊ณ ์ด๋ฅผ ์ด์ฉํด ๊ณต์ ์กฐ๊ฑด ๋ณํ์ ๋ฐ๋ฅธ Hermetic Package GaN HEMT ์์์ ์ด ํน์ฑ ๋ณํ๋ฅผ ์ ๋์ ์ผ๋ก ํ๊ฐํ๋ค. Rth-JC๋ฅผ ์ค์ ๋ก ์ธก์ ํ๋ ๊ฒฝ์ฐ ์ ํฉ๋ถ ์จ๋์ ์ ํฉ๋ถ์์ ๊ฐ์ฅ ๊ฐ๊น์ด ์ธ๋ถ ์ผ์ด์ค์ ์จ๋๋ฅผ ์ ํํ๊ฒ ์ธก์ ํ๊ธฐ ํ๋ ํ๊ณ์ ์ด ์๋ค. ํ์ง๋ง ์ ํ ์์ ํด์์
ํ์ฉํ๋ ๊ฒฝ์ฐ ๋ฌดํ ๋ฐฉ์ดํ์ ๊ฒฝ๊ณ ์กฐ๊ฑด์ ํ์ฉํด ๋น๊ต์ ์ฝ๊ฒ ๊ตฌํํ ์ ์๋ค[23].
๋ณดํต ์ค์ ๋ก Rth-JC๋ฅผ ์ธก์ ์์๋ ์ ๋ ฅ ์์ค์ ์ ์์ด ์ธ๊ฐ๋์ด ์ ๋ฅ๊ฐ ํ๋ฅด๋ ์ํ์์ ๋๋ ์ธ๊ณผ ์์ค ์ฌ์ด์ ์ ํญ์ธ Rds(on)๋ฅผ ์ด์ฉํด ๊ณ์ฐํ๋ค. ์ด๋ ์ ๋ ฅ์ด ์ด๋ก ๋ณํ๋๋ ์์ค์ ๊ฒฐ์ ํ๋ ์ค์ํ ์์์ด๋ค. ๋ณธ ์ฐ๊ตฌ์์ ์ ํ ์์ ํด์์ ํ์ฉํด ์ ํญ์ ์ํด ๋ฐ์ํ๋ ์ด์ธ
Joule Heating์ ์ด์ฉํด Chip์ ๋ฉด์ ์ ์ด์ฉํด ์ ๋ ฅ ์์ค์ ์ฐ์ถํ๋ค.
3. Results & Discussion
3.1 Changes in Thermal Resistance as Wire Bonding Parameters Change.
๋ณธ ์ฐ๊ตฌ์์๋ ์ ํ ์์ ํด์์ ์ด์ฉํด Wire์ Diameter๋ฅผ 0.7, 1, 1.2, 1.25, 1.5, 2, 3 mil๋ก ๋ณํ ์์ผ๊ฐ๋ฉฐ ํจํค์ง
๋จ์์์ ์ด์ ํญ ๋ณํ๋ฅผ ๊ด์ฐฐํ๋ค. ์ ํ ์์ ํด์ ๊ฒฐ๊ณผ์ ๋ฐ๋ฅธ ์จ๋ ๋ถํฌ๋ Fig. 11์ ์ต๋ ์ ํฉ๋ถ ์จ๋, ์ ๋ ฅ ์์ค, ์ด์ ํญ์ Table 4์ ํ์๋๋ค. ํด์ ๊ฒฐ๊ณผ ์ต๋ ์จ๋๋ ๋๋ ์ธ ์ธก์ Wire์ Chip์ด ๊ฒฐํฉํ๋ ์ ํฉ๋ถ์์ ๋ํ๋ฌ๋ค.
Wire Diameter๋ 0.7 mil์์ 3 mil๋ก 328.57% ์ฆ๊ฐํ ๋, ์ ํฉ๋ถ ์จ๋๋ ํด์ ๊ฒฐ๊ณผ ๊ฐ์ฅ ์์ 0.7 mil์์ 47.85โ,
3 mil์์ 26.68โ๋ก ๋ํ๋ฌ์ผ๋ฉฐ ์ฝ 44.25%๊ฐ ๊ฐ์ํ๋ค. Wire์ Diameter๊ฐ ์ฆ๊ฐํจ์ ๋ฐ๋ผ ์ ํฉ๋ถ ์จ๋๊ฐ ์ ์ง์ ์ผ๋ก ๊ฐ์ํ๋ ๊ฒ์
ํ์ธ ํ ์ ์์๋ค.
Power Dissipation์ 0.7 mil์์ 0.54 W, 3 mil์์ 0.13 W๊น์ง 75.93 %๊ฐ ๊ฐ์ํ๋ค. Rth-JC์ ๋ณํ๋ Fig. 12์ ๋ํ๋ฌ๋ค. ์ ํฉ๋ถ ์จ๋์ ์ ๋ ฅ ์์ค์ด ๊ฐ์ํจ์ ๋ฐ๋ผ์ Rth-JC ๋ํ 0.7 mil์์ 42.68โ/W, 3 mil์์ 13.41โ/W๋ก 68.58 % ๊ฐ์ํ๋ ๊ฒฝํฅ์ ๋ณด์๋ค. Drain ์ธก์ ์ ๋ ฅ ๋ฐ๋๋ 0.7
mil์์ 0.44 A/mm2, 3 mil์์ 1.16 A/mm2๋ก ์ฆ๊ฐํ๋ ๊ฒฝํฅ์ ๋ณด์๋ค.
Wire์ Diameter๊ฐ ์ฆ๊ฐํ๋ฉด์ ์ ๋ ฅ ๋ฐ๋๊ฐ ์ฆ๊ฐํ์์ง๋ง, ์คํ๋ ค ์ ํฉ๋ถ ์จ๋์ Rth-JC๋ ๊ฐ์ํ๋ค. ๋ฐ๋ผ์ ํด๋น GaN HEMT ํด์ ๋ชจ๋ธ์์๋ Diameter๊ฐ ๋์ Wire ์ ํํ๋ ๊ฒ์ ํจํค์ง์ ์ ๊ธฐ, ์ด ํน์ฑ์ ๊ฐ์ ์ ๋์์ด
๋ ๊ฒ์ผ๋ก ์์๋๋ค.
ํ 4 ์์ด์ด ๋๊ป์ ๋ฐ๋ฅธ ์ต๋ ์ ํฉ๋ถ ์จ๋ ๋ฐ ์ ๋ ฅ ์์ค, ์ด์ ํญ์ ๋ณํ
Table 4 Results of the changes of maximum junction temperature, power dissipation,
thermal resistance due to changes of wire diameter
Wire Diameter [mil]
|
Maximum Junction Temperature [โ]
|
Power Dissipation [W]
|
Thermal Resistance
(Rth-JC)
[โ/W])
|
0.7
|
47.85
|
0.54
|
42.68
|
1
|
38.56
|
0.40
|
34.26
|
1.2
|
34.75
|
0.33
|
29.70
|
1.25
|
33.67
|
0.31
|
28.23
|
1.5
|
31.65
|
0.26
|
25.41
|
2
|
29.06
|
0.20
|
20.75
|
3
|
26.68
|
0.13
|
13.41
|
๊ทธ๋ฆผ 11. ์์ด์ด ๋๊ป ๋ณํ์ ๋ฐ๋ฅธ ์จ๋ ๋ถํฌ๋
Fig. 11. Temperature distribution due to changes of wire diameter
๊ทธ๋ฆผ 12. ์์ด์ด ์จ๋ ๋ณํ์ ๋ฐ๋ฅธ ์ด์ ํญ ๋ณํ
Fig. 12. Junction-to-case thermal resistance due to wire diameter changes
3.2 Changes in Thermal Resistance as Die Bonding Parameters Change.
์ ํ ์์ ํด์์ ์ด์ฉํด ๊ณ์ฐ๋ Sintered Ag์ Fillet๊ณผ Void์ ์ ๋ฌด์ ๋ฐ๋ฅธ Current Density์ ๋ถํฌ๋ Fig. 13์ ๋ํ๋๋ค. Void๊ฐ ์กด์ฌ ํ๋ ๊ฒฝ์ฐ ์ ๋ฅ ๋ถํฌ๊ฐ ์ผ์ ํ์ง ์๊ณ ํน์ ๊ตฌ๊ฐ์์ Current Density๊ฐ ๋์์ง๋ ๊ฒ์ ํ์ธํ ์ ์๋ค.
Fillet๊ณผ Void์ ๋ฐ๋ฅธ ์ต๋ ์ ํฉ๋ถ ์จ๋, ์ ๋ ฅ ์์ค, Rth-JC๋ Table. 5 ๋ํ๋๋ค. Void์ ๋ํด์ ๋น์จ์ด 30%๊น์ง ์ฆ๊ฐํ๋ฉด์ Maximum Junction Temperature๋ 1.43%, Power
Dissipation๋ 5.6%, , Rth-JC๊ฐ 5.44 % ์ฆ๊ฐํ๋ค. Fillet์ด ์์ฑ๋ ๊ฒฝ์ฐ Maximum Junction Temperature๋ ๏ผ1.71 % ๊ฐ์๋์๋ค. ํ์ง๋ง Power
Dissipation์ด 4.22% ์ฆ๊ฐํ์์ผ๋ฉฐ, ๋ฐ๋ผ์ Rth-JC ์4% ๊ฐ์ํ๋ ๊ฒ์ ํ์ธํ๋ค. ํด๋น ๋ชจ๋ธ์์ Fillet์ด ์ปค์ง์๋ก Maximum Junction Temperature๊ฐ ๊ฐ์ํ๋ ๊ฒ์ Fillet์
์ํด Sintered Ag์ ์ฒด์ ๊ณผ Chip๊ณผ์ ์ ์ฐฉ ๋ฉด์ ์ด ์ฆ๊ฐํ๋ฉด์ ์ด ํน์ฑ์ ์ํฅ์ ๋ฏธ์น๋ ๊ฒ์ผ๋ก ๋ณด์ธ๋ค. 30%์ Void์ 0.02 mm
Fillet ๋ชจ๋ ์ ์ฉ๋ ๋ชจ๋ธ์ ๊ฒฝ์ฐ Maximum Junction Temperature๋ ๏ผ0.6%, Rth-JC๋ ๏ผ1.07% ๊ฐ์๋์๋ค. ์ด๋ ์ดํน์ฑ์ด ์ ํ๋๋ Void์ ์ดํน์ฑ์ด ๊ฐ์ ๋๋ Fillet์ด ์์๋๋ ๊ฒ์ผ๋ก ๋ณผ ์ ์๋ค.
ํด๋น ๋ชจ๋ธ์ Die Bonding ์กฐ๊ฑด์ด ์์์ ์ด ํน์ฑ์ ์ํฅ์ ๋ฏธ์น๋์ง ์ ๋์ ์ผ๋ก ํ๊ฐํ๊ธฐ ์ํ์ฌ ์คํ๊ณํ๋ฒ(Design of Experiments,
DOE)๋ฅผ ์ฌ์ฉํ Pareto chart๋ฅผ ์ฌ์ฉํ๋ค. ์คํ๊ณํ๋ฒ์ ์ฌ์ฉํ Pareto chart๋ ์ด๋ค ๋ณ์๊ฐ ๊ฒฐ๊ณผ์ ์ํฅ์ ๋ฏธ์น๋์ง ์๋ณํ๋ ๋ฐ
์ฃผ๋ก ์ฌ์ฉ๋๋ค. ํด๋น ๋ถ์์ Minitab 18์ ์ด์ฉํด ์ํ๋์๋ค.
๊ทธ๋ฆผ 13. ๋ค์ด ๋ณธ๋ฉ ๊ณต๊ทน ๋ฐ ํ๋ ์ ๋ฌด์ ๋ฐ๋ฅธ ์ ๋ ฅ ๋ฐ๋ ๋ถํฌ๋
Fig. 13. Current density distribution of the Die Bonding
ํ 5 ํ๋ ๋ฐ ๋ณด์ด๋์ ๋ฐ๋ฅธ ์ต๋ ์ ํฉ๋ถ ์จ๋, ์ ๋ ฅ ์์ค, ์ด์ ํญ์ ๋ณํ
Table 5 Results of the changes of maximum junction temperature, power dissipation,
thermal resistance due to fillet and void
Fillet
[mm]
|
Void [%]
|
Maximum Junction Temperature [โ]
|
Power Dissipation
[W]
|
Thermal Resistance
(Rth-JC)
[โ/W]
|
0
|
0
|
34.97
|
3.25
|
3.07
|
15
|
35.12
|
3.26
|
3.11
|
30
|
35.47
|
3.24
|
3.23
|
0.01
|
0
|
34.57
|
3.18
|
3.01
|
15
|
34.71
|
3.19
|
3.04
|
30
|
34.89
|
3.17
|
3.12
|
0.02
|
0
|
34.37
|
3.20
|
2.93
|
15
|
34.50
|
3.20
|
2.97
|
30
|
34.76
|
3.22
|
3.03
|
๋ณ์๋ Void์ Fillet์ผ๋ก ์ง์ ๋์์ผ๋ฉฐ Fig. 14์ Maximum Junction Temperature, Power Dissipation, Rth-JC์ ๋ํ ์คํ ๊ณํ๋ฒ์ ์ฌ์ฉํ Pareto chart๋ฅผ ๋ํ๋ธ๋ค. ๊ฐ์ด๋ฐ ๋ถ์ ์ ์ ์ ๋ณ์๊ฐ ๊ฒฐ๊ณผ์ ์ ์๋ฏธํ ์ํฅ์ ๋ฏธ์น๋์ง์ ๋ํ ์ฌ๋ถ๋ฅผ ๋ํ๋ด๋
๊ธฐ์ค์ด ๋๋ค. ์คํ ์ค๊ณ๋ฒ์ ์ด์ฉํ Pareto chart๋ฅผ ์ด์ฉํ ๋ถ์ ๊ฒฐ๊ณผ ํด๋น ์ ํ ์์ ํด์ ๋ชจ๋ธ์์ Fillet์ ์ ๋ฌด๊ฐ ๋ฐ๋ผ ์ต๋ ์ ํฉ๋ถ
์จ๋, ์ ๋ ฅ ์์ค์์ ๊ฐ์ฅ ํฐ ์ํฅ์ ๋ํ๋๋ค. ์ต๋ ์ ํฉ๋ถ ์จ๋์ ๋ณํ๋ Void์ Fillet ๋ชจ๋ ์ ์๋ฏธํ ์ํฅ์ ๋ํ๋์ผ๋ Power Dissipation์
๊ฒฝ์ฐ Fillet๋ง์ด ์ ์๋ฏธํ ์ํฅ์ ๋ผ์น๋ ๊ฒ์ ํ์ธํ๋ค. Rth-JC๋ Die Bonding ๊ณผ์ ์์ ๋ฐ์ ๋ ์ ์๋ Void์ Fillet ๋ชจ๋์์ ์ ์๋ฏธํ ์ํฅ์ ๋ผ์น๋ ๊ฒ์ผ๋ก ๋ํ๋ฌ๋ค
๊ทธ๋ฆผ 14. ํ๋ ๋ฐ ๊ณต๊ทน ์ ๋ฌด์ ๋ฐ๋ฅธ ์ต๋ ์ ํฉ๋ถ ์จ๋, ์ ๋ ฅ ์์ค, ์ด์ ํญ์ ํ๋ ํ ์ฐจํธ
Fig. 14. Pareto chart for maximum junction temperature, power dissipation, thermal
resistance
4. ๊ฒฐ ๋ก
GaN HEMT(High Electron Mobility Transistor)๋ ์ฐ์ํ ํญ๋ณต ์ ์, ์ ์ ์ด๋๋ ๋ฐ ์ด ์ ๋์ฑ์ ํน์ง์ผ๋ก ๊ธฐ์กด์ ๋ฐ๋์ฒด
์์ ๋ณด๋ค ๋ ๋์ ์ฃผํ์ ๋ฐ ๋์ ์จ๋์์ ์ฌ์ฉ์ด ๊ฐ๋ฅํ ์ฅ์ ์ ๊ฐ์ง๋ค. ์์ฑ ํต์ ๋ฑ๊ณผ ๊ฐ์ ํญ๊ณต ๋ฐ ์ฐ์ฃผ ํ๊ฒฝ์์ ์ฌ์ฉ๋๋ GaN HEMT ์์์
๊ฒฝ์ฐ ๊ธ๊ฒฉํ ์จ๋ ๋ณํ, ์ง๊ณต ํ๊ฒฝ, ์ง๋, ์ด ๋ฑ ์ธ๋ถ์ ํ๊ฒฝ์ ์ถฉ๊ฒฉ์ด ํฌ๋ฏ๋ก ์ด๋ก๋ถํฐ ์์๋ฅผ ๋ณดํธํด์ค ํจํค์ง ๊ธฐ์ ์ด ์๊ตฌ๋๋ค.
๋ณธ ์ฐ๊ตฌ์์๋ Hermetic Package GaN HEMT ์์์ ์ ํฉ๋ถ ์จ๋์ ๋๋ ์ธ ์ ๋ฅ๋ฅผ ์ธก์ ํ๊ณ , ํด๋น ๊ฒฐ๊ณผ๋ฅผ ๋ฐํ์ผ๋ก ํ์ฌ ์ ํ ์์ ํด์
๋ชจ๋ธ์ ๊ตฌ์ถํ๋ค. ๊ตฌ์ถ๋ ๋ชจ๋ธ์ ํ์ฉํ์ฌ Wire Bonding๊ณผ ์ Die Bonding์ ๊ณต์ ์กฐ๊ฑด์ ๋ฐ๊ฟ์ ์ด ํน์ฑ์ ๋ถ์ํ๋ค.
Wire Bonding์ ๋งค๊ฐ ๋ณ์์ธ Wire Diameter๊ฐ 0.7 mil ์์ 3 mil๋ก 328.57 % ์ฆ๊ฐํจ์ ๋ฐ๋ผ, ์ต๋ ์ ํฉ๋ถ ์จ๋๋
44.25% ์ ๋ ฅ ์์ค์ 75.93 %, Rth-JC๋ 68.58 % ๊ฐ ๊ฐ์ํ๋ค.
Die Bonding์ ๋งค๊ฐ ๋ณ์๋ Sintered Void์ Fillet์ ๋ณํ๋ก ์ง์ ํ๋ค. Void์ ๋น์จ์ด ๋์์ง๋ ๊ฒฝ์ฐ ํจํค์ง์ Maximum
Junction Temperature์ Power Dissipation, Rth-JC๊ฐ ๋ชจ๋ ์ฆ๊ฐํ๋ ๊ฒฝํฅ์ ๋ณด์์ผ๋ฉฐ ์ด๋ฅผ ํตํด Void๊ฐ ํจํค์ง์ ์ด ํน์ฑ์ ์ ํ์ํค๋ ๊ฒ์ ์์น์ ์ผ๋ก ํ์ธํ์๋ค. ์คํ ๊ณํ๋ฒ์ ์ด์ฉํ Pareto
chart๋ฅผ ๋ถ์ํ ๊ฒฐ๊ณผ Fillet์ Maximum Junction Temperature์ Power Dissipation, Rth-JC์์ ์ ์๋ฏธํ ์ํฅ์๋ณด์์ผ๋ฉฐ ํด๋น ๋ชจ๋ธ์์ Rth-JC๋ Void์ Fillet์ ๊ณต์ ์กฐ๊ฑด์ด ์์์ ์ด ํน์ฑ์ ์ ์๋ฏธํ ์ํฅ์ ๋ผ์น๋ ๊ฒ์ ํ์ธํ๋ค.
Wire Bonding๊ณผ Die Bonding์ ํจํค์ง์์ ๊ฐ์ฅ ํ์์ด ์ ์ผ์ด๋๋ ๋ถ์ ์ค ํ๋์ด๋ค. ๋ณธ ์ฐ๊ตฌ์์๋ ์ ํ ์์ ํด์์ ์ด์ฉํ์ฌ Hermetic
Package GaN HEMT ์์์ ๊ณต์ ๋ณํ์ ๋ฐ๋ฅธ ํจํค์ง์ ์ด์ ํน์ฑ ๋ณํ๋ฅผ ์ ๋์ ์ผ๋ก ํ๊ฐํ๋ค.
Acknowledgements
์ด ๋
ผ๋ฌธ์ ์ ๋ถ(๊ณผํ๊ธฐ์ ์ ๋ณดํต์ ๋ถ)์ ์ฌ์์ผ๋ก ํ๊ตญ์ฐ๊ตฌ์ฌ๋จ-BRIDGE์ตํฉ์ฐ๊ตฌ๊ฐ๋ฐ์ฌ์
์ง์(2021M3C1C3097675)๊ณผ ์ฐ์
ํต์์์๋ถ(MOTIE)์
ํ๊ตญ์๋์ง๊ธฐ์ ํ๊ฐ์(KETEP)์ ์ง์(No. RS-2023-00281219)์ ๋ฐ์ ์ํํ ์ฐ๊ตฌ ๊ณผ์ ์
๋๋ค
References
B. J. Baliga, โPower semiconductor device figure of merit for high-frequency applications,โ
IEEE Electron Device Lett., vol. 10, no. 10, pp. 455-457, 1989.
A. Lidow, โIs it the end of the road for silicon in power conversion?,โ Proc. of IEEE,
pp. 119-124, 2011.
S. Dimitrijev, J. Han, D. Haasmann, H. Moghadam, and A. Aminbei-dokhti, โPower-switching
applications beyond silicon: The status and future prospects of SiC and GaN devices,โ
Microelectronics Proc. - MIEL 2014 2014 29th Int. Conf. on, pp. 43-46, 2014.
B. Ozpineci, โComparison of Wide-Bandgap Semiconductors for Power Electronics Applications,โ
United States. Department of Energy, 2004.
D. W. Runton, B. Trabert, J. B. Shealy, and R. Vetury, โHistory of GaN: High-Power
RF Gallium Nitride (GaN) from Infancy to Manufacturable Process and Beyond,โ IEEE
Microwave Magazine, vol. 14, no. 3, pp. 82-93, May 2013.
Hyun-Bin Kim, and Jong-Soo Kim, โImplementation of High-efficiency 1.5kW LDC for xEV
using GaN HEMT,โ The transactions of The Korean Institute of Electrical Engineers,
vol. 69, no. 2, pp. 276-282, 2020.
Hun-Gyu Chae, Dong-Hee Kim, Min-Jung Kim, and Byoung Kuk Lee, โAn Analysis for Gate-source
Voltage of GaN HEMT Focused on Mutual Switch Effect in Half-Bridge Structure,โ The
transactions of The Korean Institute of Electrical Engineers, vol. 65, no. 10, pp.
1664-1671, 2016.
A. Boudjemai, R. Hocine, and S. Guerionne, โSpace environment effect on earth observation
satellite instruments,โ 2015 7th International Conference on Recent Advances in Space
Technologies (RAST), pp. 627-634, 2015.
Kwak, Hocheol, and Todd Hubing, "An overview of advanced electronic packaging technology,"
Clemson University Vehicular Electronics Lab, 2007.
L. Mauri, G. Zafarana, E. Rizzi, and A. Corazza, โEvolution of Getter Technology in
Electronic Hermetic Packaging,โ 2023 24th European Microelectronics and Packaging
Conference & Exhibition (EMPC), pp. 1-6, 2023.
V. S. Chippalkatti, R. C. Biradar, Y. Shivarudraswami, and N. Mathan, โHigh density
packaging techniques for miniaturization of satellite RF and microwave subsystems:
Attachments, Interconnections and Hermetic sealing,โ IEEE 23rd Electronics Packaging
Technology Conference (EPTC), pp. 357-362, 2021.
J. Park, M. Kang, H.-W. Jung, H.-K. Ahn, H. Kim and H. Lee, โThermal-Hydraulic Performance
Analysis of Manifold Microchannel Heat Sink for GaN HEMTs RF Devices,โ KSME Spring
and Autumn Conference, 2023.
J. Tang, L. Li, G. Zhang, J. Zhang, and P. Liu, โFinite element modeling and analysis
of ultrasonic bonding process of thick aluminum wires for power electronic packaging,โ
Microelectronics Reliability, 2022.
T. Dagdelen, E. Abdel-Rahman, and M. Yavuz, โReliability criteria for thick bonding
wire,โ Materials, vol. 11, no. 4, 2018.
L. Chen, et al., โThermal impact of randomly distributed solder voids on Rth-JC of
MOSFETs,โ 2008 2nd Electronics System-Integration Technology Conference, pp. 237-244,
2008.
A. S. Fleischer, L. Chang, and B. C. Johnson, โThe effect of die attach voiding on
the thermal resistance of chip level packages,โ Microelectronics Reliability, vol.
46, no. 5-6, pp. 794-804, 2006.
M. A. Dudek, et al., โThree-dimensional (3D) visualization of reflow porosity and
modeling of deformation in Pb-free solder joints,โ Materials Characterization, vol.
61, no. 4, pp. 433-439, 2010.
B. Zhou, and Q. Baojun, โEffect of voids on the thermal fatigue reliability of PBGA
solder joints through submodel technology,โ 2008 10th Electronics Packaging Technology
Conference, pp. 704-708, 2008.
H. Lu, C. Bailey, and C. Yin, โDesign for reliability of power electronics modules,โ
Microelectronics Reliability, vol. 49, no. 9-11, 2009.
W. Liu, and N.-C. Lee, โThe effects of additives to SnAgCu alloys on microstructure
and drop impact reliability of solder joints,โ Jom, vol. 59, no. 7, pp. 26-31, 2007.
P. Liang, H. Yan, W. Li, and D. Yang, โVoid Eliminating Process of Sintered-Silver
Die Attachment in Anaerobic-Sintering Atmospheres,โ 2020 21st International Conference
on Electronic Packaging Technology (ICEPT), pp. 1-4, 2020.
Electronic Industries Association, โIntegrated Circuit Thermal Measurement Method
โ Electrical Test Method,โ EIA/JEDEC Standard, JESD51-1, 1995.
D. Schweitzer, โThe junction-to-case thermal resistance: A boundary condition dependent
thermal metric,โ 2010 26th Annual IEEE Semiconductor Thermal Measurement and Management
Symposium (SEMI-THERM), pp. 151-156, 2010.
์ ์์๊ฐ
์ต๋์ฐ (NaโYeon Choi)
NaโYeon Choi is a Ph.D. mechanical engineering student at Dong-Eui University, Busan
in South Korea. She received a bachelorโs degree in radiology science and a masterโs
degree in advanced materials engineering at the same university. She is interested
in microelectronics reliability using finite element analysis.
์ฅ์ฑ์ฑ (SungโUk Zhang)
SungโUk Zhang received a bachelorโs degree in electrical engineering from Sogang University,
Seoul, South Korea; a masterโs degree in biomedical engineering, and a Ph.D. degree
in mechanical engineering from the University of Florida, Gainesville, FL, USA. He
is an associate professor at the Department of Automotive Engineering, Dong-Eui University,
Busan, South Korea. Before joining the university, he was with Samsung Electronics,
Giheung-gu, Young-si, Gyeonggi-do, South Korea. He has published extensively in journals
and conference proceedings. He is a leader in the Digital twin laboratory, at Dong-Eui
University. His current research interests include digital twin technology for microelectronics
reliability, artificial intelligence for structural health monitoring, semiconductor
process simulation, and, multiphysics and multiscale simulation using finite element
analysis.